DDR4 SDRAM: 16GBDDR4 64 ਬਿੱਟ ਬਿੱਟ ਦੀ ਚੌੜਾਈ ਡੇਟਾ ਬਿੱਟ ਦੀ ਹਰੇਕ 16 ਬਿੱਟ ਰਚਨਾ
QSPI ਫਲੈਸ਼: 1GBQSPIFLASH ਦਾ ਇੱਕ ਟੁਕੜਾ, ਜੋ FPGA ਚਿੱਪ ਦੀ ਸੰਰਚਨਾ ਫਾਈਲ ਨੂੰ ਸਟੋਰ ਕਰਨ ਲਈ ਵਰਤਿਆ ਜਾਂਦਾ ਹੈ
FPGA ਬੈਂਕ: ਵਿਵਸਥਿਤ 12V, 18V, 2.5V, 3.0V ਪੱਧਰ, ਜੇਕਰ ਤੁਹਾਨੂੰ ਪੱਧਰ ਨੂੰ ਬਦਲਣ ਦੀ ਲੋੜ ਹੈ, ਤਾਂ ਤੁਹਾਨੂੰ ਸਿਰਫ ਬਦਲਣ ਦੀ ਲੋੜ ਹੈ
ਇੰਟਰਫੇਸ ਪੱਧਰ: ਅਨੁਸਾਰੀ ਸਥਿਤੀ ਨੂੰ ਚੁੰਬਕੀ ਮਣਕਿਆਂ ਦੁਆਰਾ ਐਡਜਸਟ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਕੋਰ ਬੋਰਡ ਪਾਵਰ ਸਪਲਾਈ: 5-12V ਪਾਵਰ ਸਪਲਾਈ FPGA ਮੌਜੂਦਾ ਲੋੜਾਂ ਨੂੰ ਪੂਰਾ ਕਰਨ ਲਈ T1 ਚਿੱਪ LTM4628 ਦੁਆਰਾ ਦੋ ਪਾਵਰ ਸਪਲਾਈ ਪੈਦਾ ਕਰਦੀ ਹੈ
ਕੋਰ ਬੋਰਡ ਸਟਾਰਟਅੱਪ ਵਿਧੀ: JTAG, QSPIFLASH
ਕਨੈਕਟਰ ਟਿਊਬ ਪੈਰ ਦੀ ਪਰਿਭਾਸ਼ਾ: 4 ਹਾਈ-ਸਪੀਡ ਐਕਸਟੈਂਸ਼ਨ, 120ਪਿਨ ਪੈਨਾਸੋਨਿਕ AXK5A2137yg
ਹੇਠਲਾ ਪਲੇਟ SFP ਇੰਟਰਫੇਸ: 4 ਆਪਟੀਕਲ ਮੋਡੀਊਲ 10GB/s ਤੱਕ ਦੀ ਗਤੀ ਦੇ ਨਾਲ, ਉੱਚ-ਸਪੀਡ ਆਪਟੀਕਲ ਫਾਈਬਰ ਸੰਚਾਰ ਪ੍ਰਾਪਤ ਕਰ ਸਕਦੇ ਹਨ
ਫੇਵ ਪਲੇਟ GXB ਘੜੀ: ਹੇਠਲੀ ਪਲੇਟ GXB ਟ੍ਰਾਂਸਸੀਵਰ ਲਈ 200MHz ਸੰਦਰਭ ਘੜੀ ਪ੍ਰਦਾਨ ਕਰਦੀ ਹੈ
ਹੇਠਲੀ ਪਲੇਟ 40 -ਨੀਡਲ ਐਕਸਟੈਂਸ਼ਨ: ਰਿਜ਼ਰਵਡ 2 2.54mm ਸਟੈਂਡਰਡ 40 -ਪਿਨ ਐਕਸਟੈਂਸ਼ਨ J11 ਅਤੇ J12, ਜੋ ਕਿ ਕੰਪਨੀ ਦੁਆਰਾ ਡਿਜ਼ਾਈਨ ਕੀਤੇ ਗਏ ਮੋਡੀਊਲ ਜਾਂ ਉਪਭੋਗਤਾ ਦੁਆਰਾ ਖੁਦ ਡਿਜ਼ਾਇਨ ਕੀਤੇ ਮੋਡੀਊਲ ਫੰਕਸ਼ਨ ਸਰਕਟ ਨੂੰ ਜੋੜਨ ਲਈ ਵਰਤਿਆ ਜਾਂਦਾ ਹੈ।
ਕੋਰ ਪਲੇਟ ਘੜੀ: ਬੋਰਡ 'ਤੇ ਕਈ ਘੜੀ ਸਰੋਤ। ਇਸ ਵਿੱਚ 100MHz ਸਿਸਟਮ ਕਲਾਕ ਸਰੋਤ ਸ਼ਾਮਲ ਹੈ
510kba100M000 ਬੈਗ CMOS ਕ੍ਰਿਸਟਲ
125MHz ਟ੍ਰਾਂਸਸੀਵਰ ਡਿਫਰੈਂਸ਼ੀਅਲ ਕਲਾਕ Sittaid Sit9102 Crystal 300MHz DDR4 ਦਾ ਬਾਹਰੀ ਡਿਫਰੈਂਸ਼ੀਅਲ ਕਲਾਕ ਸਰੋਤ SIT9102 ਕ੍ਰਿਸਟਲ
JTAG ਡੀਬੱਗ ਪੋਰਟ: MP5652 ਕੋਰ ਬੋਰਡ ਵਿੱਚ ਇੱਕ 6PIN ਪੈਚ JTAG ਡਾਊਨਲੋਡ ਡੀਬੱਗਿੰਗ ਇੰਟਰਫੇਸ ਹੈ
ਉਪਭੋਗਤਾਵਾਂ ਲਈ ਵੱਖਰੇ ਤੌਰ 'ਤੇ FPGA ਡੀਬੱਗ ਕਰਨ ਲਈ ਸੁਵਿਧਾਜਨਕ
ਸਿਸਟਮ ਰੀਸੈਟ: ਉਸੇ ਸਮੇਂ, ਬਟਨ ਪਾਵਰ-ਆਨ ਰੀਸੈਟ ਦਾ ਸਮਰਥਨ ਕਰਨ ਲਈ ਸਿਸਟਮ ਨੂੰ ਗਲੋਬਲ ਰੀਸੈਟ ਸਿਗਨਲ MP5652 ਕੋਰ ਬੋਰਡ ਵੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। ਪੂਰੀ ਚਿੱਪ ਰੀਸੈਟ ਹੈ
LED: ਕੋਰ ਬੋਰਡ 'ਤੇ 4 ਲਾਲ LED ਲਾਈਟਾਂ ਹਨ, ਜਿਨ੍ਹਾਂ ਵਿੱਚੋਂ ਇੱਕ DDR4 ਰੈਫਰੈਂਸ ਪਾਵਰ ਇੰਡੀਕੇਟਰ ਹੈ
ਬਟਨ ਅਤੇ ਸਵਿੱਚ: ਹੇਠਾਂ ਪਲੇਟ 'ਤੇ 4 ਕੁੰਜੀਆਂ ਹਨ, ਜੋ J2 ਕਨੈਕਟਰ 'ਤੇ ਅਨੁਸਾਰੀ ਪਾਈਪ ਫੁੱਟ ਨਾਲ ਜੁੜੀਆਂ ਹੋਈਆਂ ਹਨ।
ਆਮ ਤੌਰ 'ਤੇ ਉੱਚ ਪੱਧਰ, ਹੇਠਲੇ ਪੱਧਰ ਤੱਕ ਦਬਾਇਆ ਜਾਂਦਾ ਹੈ
Arria-10 GX ਸੀਰੀਜ਼ ਦੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਵਿੱਚ ਸ਼ਾਮਲ ਹਨ: